Digitalteknik - Styrd latch
I en föregående uppgift har början på en latch ritats.
Sedan ges följande instruktioner:
Jag har ritat funktionerna till höger, men jag förstår inte riktigt vad jag har gjort.
Varför vill vi ha NAND-grindarna A och B? Hur innebär detta att "Så länge är noll är ingångarna avstängda"?
A = | ||
0 | 0 | 1 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
Varför vill vi ha detta resultat? Ingångarna skulle ju "stängas av" då är noll?
Och vad menar de med att vi skulle få samma resultat med AND-grindar? Utgångarna A och B hade ju då blivit tvärtom.
Tack på förhand!
Jag tror de menar så här:
När ingångarna på C eller D är noll så blir den utgången ett.
När ingångarna är ett ändras inget, och det är vad som händer när Phi är noll. Dvs ingångarna x1 och x2 påverkar inte C och D. Ingångarna är "avstängda".
I schema 3.2.1 har vi tagit bort inverterarna och ersatt dem med NAND-grindar. Om Phi är ett så fungerar 3.1.2 och 3.2.1 precis likadant. Jag antar att det är meningen.
ThomasN skrev:Jag tror de menar så här:
När ingångarna på C eller D är noll så blir den utgången ett.
När ingångarna är ett ändras inget, och det är vad som händer när Phi är noll. Dvs ingångarna x1 och x2 påverkar inte C och D. Ingångarna är "avstängda".I schema 3.2.1 har vi tagit bort inverterarna och ersatt dem med NAND-grindar. Om Phi är ett så fungerar 3.1.2 och 3.2.1 precis likadant. Jag antar att det är meningen.
Tack för hjälpen!